

Nume: Nistor Cristian-Emil

Grupa: 30231 / Semigrupa: 2

# Cuprins

- 1. Introducere
- 2. Studiu bibliografic
- 3. Analiza
- 4. Proiectare
- 5. Implementare
- 6. Testare si validare
- 7. Concluzii
- 8. Bibliografie

# 1. Introducere

Proiectarea unei unități centrale reprezintă un proces complex și esențial în dezvoltarea sistemelor informatice moderne. O unitate centrală bine concepută joacă un rol crucial în funcționarea eficientă a unui sistem de calcul. Acest proiect se axează pe proiectarea unei astfel de unități centrale, care să integreze aproximativ 20 de instrucțiuni esențiale, acoperind operațiuni aritmetice, logice, de transfer și de salt. În plus, unitatea centrală proiectată va include elemente cheie, precum un acumulator și 8 registre generale, pentru a facilita manipularea și stocarea datelor în cadrul sistemului.

Una dintre caracteristicile distinctive ale acestei unități centrale este implementarea sa utilizând bistabile și porti logice, cu ajutorul tehnologiei Xilinx și limbajului de descriere a hardware-ului VHDL (VHSIC Hardware Description Language).

Unitatea centrală proiectată va oferi suport pentru diferite moduri de adresare, inclusiv adresare imediată, adresare directă și adresare prin intermediul unui registru dedicat.

# 2. Planificare

Laborator1: Alegere proiect

Laborator2: Documentare

Laborator 3: Program assembly + cod masina

Laborator 4: Unitatea de control + Registre

Laborator 5: ALU + Unitatea de memorie

Laborator 6: Legarea tuturor componentelor + Testare

Laborator 7: Predare

# 3. Studiu bibliografic

# 3.1. Registre Arhitectura x86:

# 3.1.1. Registre de date:

EAX
Accumulator
EBX
Base register

ECX
Counter register

EDX
Data register - can be used for I/O port access and arithmetic functions

# 3.1.2. Registre de adresa:

| ESI | Source index register      |
|-----|----------------------------|
| EDI | Destination index register |
| EBP | Base pointer register      |
| ESP | Stack pointer              |



Figure 1. x86 Registers

# 3.1.3. Registre de segment: CS, DS, ES, FS, GS, SS

Acestea sunt registrele de segment, care conțin adresele de bază ale segmentelor

### corespunzătoare din memoria principala

### 3.1.4. Registre de control:

Alti doi registri sunt importanti pentru starea curentă a procesorului:

**EIP** instruction pointer **EFLAGS** flags

EFLAGS este un registru de 32 de biți utilizat ca o colecție de biți reprezentând valori booleene pentru a stoca rezultatele operațiilor și starea procesorului.

| 31 | 30 | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20  | 19  | 18 | 17 | 1) |
|----|----|----|----|----|----|----|----|----|----|----|-----|-----|----|----|----|
| 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | 0  | ID | VIP | VIF | AC | VM | R  |
| 15 | 14 | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4   | 3   | 2  | 1  | (  |
| 0  | NT | Ю  | PL | OF | DF | IF | TF | SF | ZF | 0  | AF  | 0   | PF | 1  | С  |

Printre cele mai folosite flaguri se numara:

CF: Carry flag. Seteaza dacă ultima operație aritmetică a efectuat (pt adunare) sau a împrumutat (pt scădere) puțin peste dimensiunea registrului. Acest lucru este apoi verificat atunci când operația este urmată de o adunare cu transport sau scădere cu împrumut pentru a trata valori prea mari pentru a le tine intr-un singur registru.

**PF**: Parity flag. Seteaza dacă numărul de biți cu valoarea 1 din octetul cel mai puțin semnificativ este un multiplu de 2.

**ZF**: Zero flag. Seteaza dacă rezultatul unei operații este zero.

SF: Sign flag. Seteaza dacă rezultatul unei operații este negativ

**DF**: Direction flag. Dacă se setează, operațiunile cu șir își vor decrementa pointerul în loc să-l incrementeze, citind memoria în sens invers.

**OF**: Overflow flag. Seteaza dacă operațiile aritmetice cu semn au ca rezultat o valoare prea mare pentru ca registrul să o poata conține.

# 3.2. Tipuri de adresare :

#### 1. Adresare imediata:

Adresarea imediată este un mod de adresare în care operandul instrucțiunii este specificat direct în cadrul instrucțiunii. Instructiunea conține însăși valoarea operandului și această valoare este utilizată direct în operația specificată de instrucțiune. Acest tip de adresare este util atunci când se lucrează cu valori constante sau cu valori mici care pot fi încorporate direct în codul instrucțiunii.

Exemplu:

MOV AX, 5; Încarcă valoarea 5 în registru AX

#### 2. Adresare directa:

Adresarea directă este un mod de adresare în care operandul instrucțiunii este situat la o anumită adresă de memorie. Adresa operandului este specificată direct în cadrul instrucțiunii și valoarea operandului este luată din acea adresă specificată. Adresarea directă este utilă atunci când se lucrează cu variabile sau cu date stocate la anumite adrese de memorie.

Exemplu:

MOV AX, [1234] ; Încarcă valoarea stocată la adresa de memorie 1234 în

registru AX

#### 3. Adresare indirecta:

Adresarea indirecta implică specificarea unui registru în cadrul instrucțiunii care conține adresa de memorie a operandului. În loc să specifici direct adresa de memorie, specifici un registru care conține această adresă. Operandul este apoi luat de la adresa de memorie conținută în registru.

Exemplu:

MOV AX, [BX] ; Se încarcă valoarea de la adresa de memorie stocată în registru

BX în registru AX

### 4. Adresarea tip registru:

Adresarea tip registru este un mod de adresare în care ambii operanzi sunt registri, fiind rapidă și eficientă, deoarece elimină necesitatea accesului la memorie pentru a obține sau a stoca date.

Exemplu:

SUB CX, DX ; Scade conținutul registrelor CX și DX și stochează rezultatul în registru CX

## 4. Analiza

In primul rand vom analiza instructiunile folosite in programul implementat pentru a sesiza ce resurse hardware vom avea nevoie pentru implementarea unitatii centrale.

Pentru instructiunile add, inc o sa avem nevoie de un sumator ce va fi inclus in ALU. De asemenea instructiunea add va influenta registrul EFLAGS, mai exact OF si CF (pentru Carry Overflow), respective ZF, SF, AF sau PF, iar instructiunea inc va influenta OF, SF, ZF, AF si PF.

Pentru instructiunea xor o sa avem nevoie de o componenta ce va realize xor intre 2 operanzi, component introdusa in ALU. Flaguri afectate: OF și CF sunt șterse; SF, ZF și PF sunt setate în funcție de rezultat. Starea steagului AF este nedefinită.

Instructiunea cmp presupune existenta unui scazator inclus in ALU, iar flagurile CF, OF, SF, ZF, AF și PF sunt setate în funcție de rezultat.

Instructiunea test presupune existenta unui AND logic inclus in ALU, iar flagurile afectate vor fi SF, ZF si PF (OF si CF primesc 0, iar AF este nedefinit).

Instructiunea jump presupune folosirea unui sumator inclus in ALU pentru calcularea adresei lui EIP.

Instructiunile jge, jz, jnz se folosesc de flaguri pentru a determina daca salturile si realizeaza sau nu(daca schimbam valoarea lui EIP sau nu). Jge verifica daca SF = OF, jz daca ZF=1 iar jnz daca ZF=0.

Sign / Zero extension : pentru instructiunile care au ca si operand un imediat, vom folosi o unitate de extindere a imediatului astfel incat sa poata fi folosit in ALU.

**Memoria externa (Main memory)**: aceasta memorie va fi una de tipul RAM si va fi impartita in 2 componente: memoria codului (ce contine instructiunile programului) si memoria de date (ce contine datele de intrare, respective iesire necesare pentru rularea programului).

De asemenea aceasta memorie se va folosi de registri CS, DS, EIP. CS va indica adresa din memorie de unde incepe memoria codului, DS va indica adresa memoriei de date iar EIP va indica instructiunea ce urmeaza a fi executata.



Tot odata din punct de vedere al formatului instructiunilor, se pot observa 3 tipuri de instructiuni:

Tip1 : Opcode + ModR/M

Tip2 : Opcode + ModR/M + Immediate

Tip3 : Opcode + Immediate (salt)

### Formatul Instructiunilor:

**Opcode**: Pentru a determina lungimea opcode—ului o sa adaugam ca si prin byte al opcode-ului byte-ul 0FH care o sa ne semnaleze faptul ca avem un opcode mai mare. De asemenea acesta poate folosi 3 biti din byte-ul ModR/M.

ModR/M: Reg / Opcode contine un registru folosit ca si operand sau o extensie de opcode.

R/M : Alături de 2 biți R/M, cei 5 biți specifică un operand, fie un registru, fie o memorie.

**Immediate**: Octeții imediatului sunt datele care sunt transmise direct cu instrucțiunea în loc să preluăm date din registre sau din memorie.

Deplasarea/secțiunea imediată poate fi de 1, 2, 3 sau 4 octeți.

# 5. Proiectare

#### 5.1. Instructiuni folosite:

**add**: Instrucțiunea add adună cei doi operanzi ai săi, stocând rezultatul în primul său operand. In timp ce ambii operanzi pot fi registri, cel mult un operand poate fi o locație de memorie.

| Inst:            | opcode: |
|------------------|---------|
| ADD r/m32, imm32 | 81      |
| ADD r/m8, r8     | 00      |

**xor**: Acesta instrucțiune efectuează operația logica xor pe biți asupra operanzilor lor, plasând rezultatul în locația primului operand.

Inst: opcode:

XOR r32, r32 33

mov : Instrucția "mov" copiază elementul de date referit de al doilea operand (adică conținutul unui registru, conținutul din memorie sau o valoare constantă) în locația referită de primul operand (adică un registru sau o locație din memorie). Deși sunt posibile mutări de la registru la registru, mutările directe de la memorie la memorie nu sunt permise. În cazurile în care sunt necesare transferuri de memorie, conținutul memoriei sursă trebuie mai întâi încărcat într-un registru, după care poate fi stocat la adresa destinație din memorie.

Inst: opcode: MOV r32, r/m32 8B

MOV r32, imm32 B8

**jmp**: Transferă controlul programului la instrucțiunea aflată la locația de memorie indicată de operand.

Inst: opcode:
JMP imm8 EB

**cmp:** Compara valorile celor doi operanzi specificați, setând corespunzător valorile in registrul EFLAGS. Această instrucțiune este echivalentă cu instrucțiunea de scadere, cu excepția faptului că rezultatul scăderii este eliminat în loc să înlocuiască primul operand.

Inst: opcode:

jge, jnz, jn: Aceste instrucțiuni sunt sărituri condiționate care se bazează pe starea unui set de coduri de condiție care sunt stocate într-un registru special numit EFLAGS. Conținutul acestui registru include informații despre ultima operație aritmetică efectuată. De exemplu, un bit din acest cuvânt indică dacă ultimul rezultat a fost zero. Un altul indică dacă ultimul rezultat a fost negativ. Pe baza acestor coduri de condiție, pot fi efectuate o serie de sărituri condiționate. De exemplu, instrucțiunea jz efectuează un salt la eticheta de operand specificată dacă rezultatul ultimei operații aritmetice a fost zero. În caz contrar, controlul trece la următoarea instrucțiune în secvență.

| Inst:    | opcode: | conditon:   |
|----------|---------|-------------|
| JGE imm8 | 7D      | if $GE = 1$ |
| JNZ imm8 | 75      | if $Z = 0$  |
| JZ imm8  | 74      | if $Z = 1$  |

inc: Crește conținutul operandului său cu 1 (in cadrul programului meu cresterea se face cu 4).

Inst: opcode: CMP r32, r/m32 40

**test**: Instrucțiunea TEST efectuează un AND pe biți pe doi operanzi. Flag-urile SF, ZF, PF sunt modificate în timp ce rezultatul AND-ului este ignorat. Flag-urile OF și CF sunt setate la 0, în timp ce flag-ul AF este nedefinit.

Inst: opcode: CMP AL, imm8 A8

5.2. Program assembly: Suma numerelor pare de pe pozitiile impare dintr-un sir

XOR ECX, ECX ; ECX va fi utilizat pentru a itera prin șir

ADD EDX, 0 ; EDX va stoca suma numerelor pare de pe pozițiile impare

MOV ESI, array ; ESI va arăta către începutul șirului calculate\_sum: MOV EBX, n CMP ECX, [EBX] ; Verificăm dacă am parcurs întregul șir JGE done ; Dacă da, ne oprim ADD ESI, ECX ;Încarcăm numărul curent din șir în AL MOV AL, [ESI] TEST AL, 1 ; Verificăm dacă numărul este impar JNZ next number ; Dacă da, trecem la următorul număr în șir TEST AL, 1 ; Dacă numărul este par, verificăm cel mai puțin semnificativă bit JZ add to sum ; Dacă este par, adăugăm numărul la suma next number: ; Trecem la următorul element din șir INC ECX JMP calculate\_sum ; Continuăm să calculăm suma add\_to\_sum: ADD DL, AL ; Adăugăm numărul par la suma (DL stochează suma) INC ECX ; Trecem la următorul element din șir JMP calculate sum ; Continuăm să calculăm suma done: ; La acest punct, suma numerelor pare de pe pozițiile impare este stocată în DL 5.3. Cod masina:

: ADD EDX, 0

0b00110011 0b11 001 001 : XOR ECX, ECX

0b10000001 0b11 010 000 0x00000000

0:

1:

2: 0b10111000 0b11 110 000 0x000000008 : MOV ESI, array calculate\_sum:

3: 0b10111000 0b11 011 000 0x00000000 : MOV EBX, n

4: 0b00111011 0b00 001 011 : CMP ECX, [EBX]

5: 0b01111101 0b00010010 : JGE done

6: 0b00000001 0b11 110 001 : ADD ESI, ECX

7: 0b10001010 0b00 000 110 : MOV AL, [ESI]

8: 0b10111000 0b11 110 000 0x00000008 : MOV ESI, array

9: 0b10101000 0b11 000 000 0b000000001 : TEST AL, 1

10: 0b01110101 0b00001101 : JNZ next\_number

11: 0b10101000 0b11 000 000 0b000000001 : TEST AL, 1

12: 0b01110100 0b00001111 : JZ add\_to\_sum

next\_number:

13: 0b01000000 0b11 001 000 : INC ECX

14: 0b11101011 0b00000011 : JMP calculate\_sum

add\_to\_sum:

15: 0b00000000 0b11 010 000 : ADD DL, AL

16: 0b01000000 0b11 001 000 : INC ECX

17: 0b11101011 0b000000011 : JMP calculate\_sum

done:

18:

### 5.4. Proiectare Componente:

### **5.4.1. Instruction Fetch:**

Primul pas al ciclului este preluarea unei instrucțiuni din memorie. Registrul Instruction Pointer (IP) al procesorului deține adresa de memorie a următoarei instrucțiuni care urmează să fie executată. Procesorul citește conținutul acestei locații de memorie și stochează instrucțiunea într-o zonă de stocare temporară numită registru de instrucțiuni (IR).

In functie de opcode-ul instructiunii curente, componenta Instruction Fetch va scoate pe iesire adresa urmatoarei instructiuni.



Figura 5.4.1

### **5.4.2. Instruction Decode:**

Odată ce instrucțiunea a trecut prin etapa de fetch si a fost preluata, procesorul trebuie să o decodifice pentru a specifica operatia ce urmeaza a fi facuta. Procesul de decodificare implică interpretarea diferitelor câmpuri ale instrucțiunii, cum ar fi Opcode, ModR/M, Immediate. Opcode-ul specifică tipul de operație ce trebuie efectuată precum si lungimea operanzilor, în timp ce ModR/M si Immediate scot pe iesire operanzii.



Figura 5.4.2.1

# Operand Decode Logic:

Table 2-2. 32-Bit Addressing Forms with the ModR/M Byte

| r8(/r) r16(/r) r16(/r) r32(/r) mm(/r) xmm(/r) (In decimal) /digit (Opcode) (In binary) REG =                                                                                |     |                                                      |                                              | CL<br>CX<br>ECX<br>MM1<br>XMM1<br>1<br>001   | DL<br>DX<br>EDX<br>MM2<br>XMM2<br>2<br>010   | BL<br>BX<br>EBX<br>MM3<br>XMM3<br>3<br>011   | AH<br>SP<br>ESP<br>MM4<br>XMM4<br>4<br>100   | CH<br>BP<br>EBP<br>MM5<br>XMM5<br>5<br>101   | DH<br>SI<br>ESI<br>MM6<br>XMM6<br>6<br>110   | BH<br>DI<br>EDI<br>MM7<br>XMM7<br>7                          |  |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|------------------------------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------|----------------------------------------------|--------------------------------------------------------------|--|
| Effective Address                                                                                                                                                           | Mod | R/M                                                  | Value of ModR/M Byte (in Hexadecimal)        |                                              |                                              |                                              |                                              |                                              |                                              |                                                              |  |
| [EAX]<br>[ECX]<br>[EDX]<br>[EBX]<br>[][] <sup>1</sup><br>disp32 <sup>2</sup><br>[ESI]<br>[EDI]                                                                              | 00  | 000<br>001<br>010<br>011<br>100<br>101<br>110<br>111 | 00<br>01<br>02<br>03<br>04<br>05<br>06<br>07 | 08<br>09<br>0A<br>0B<br>0C<br>0D<br>0E<br>0F | 10<br>11<br>12<br>13<br>14<br>15<br>16       | 18<br>19<br>1A<br>1B<br>1C<br>1D<br>1E<br>1F | 20<br>21<br>22<br>23<br>24<br>25<br>26<br>27 | 28<br>29<br>2A<br>2B<br>2C<br>2D<br>2E<br>2F | 30<br>31<br>32<br>33<br>34<br>35<br>36<br>37 | 38<br>39<br>3A<br>3B<br>3C<br>3D<br>3E<br>3F                 |  |
| [EAX]+disp8 <sup>3</sup> [ECX]+disp8 [EDX]+disp8 [EBX]+disp8 [-][]+disp8 [EBP]+disp8 [ES]]+disp8 [EO]]+disp8                                                                | 01  | 000<br>001<br>010<br>011<br>100<br>101<br>110<br>111 | 40<br>41<br>42<br>43<br>44<br>45<br>46<br>47 | 48<br>49<br>4A<br>4B<br>4C<br>4D<br>4E<br>4F | 50<br>51<br>52<br>53<br>54<br>55<br>56<br>57 | 58<br>59<br>5A<br>5B<br>5C<br>5D<br>5E<br>5F | 60<br>61<br>62<br>63<br>64<br>65<br>66       | 68<br>69<br>6A<br>6B<br>6C<br>6D<br>6E<br>6F | 70<br>71<br>72<br>73<br>74<br>75<br>76<br>77 | 78<br>79<br>7A<br>7B<br>7C<br>7D<br>7E<br>7F                 |  |
| [EAX]+disp32<br>[ECX]+disp32<br>[EDX]+disp32<br>[EBX]+disp32<br>[-][]+disp32<br>[EB]]+disp32<br>[ES]]+disp32<br>[EDI]+disp32                                                | 10  | 000<br>001<br>010<br>011<br>100<br>101<br>110        | 80<br>81<br>82<br>83<br>84<br>85<br>86<br>87 | 88<br>89<br>8A<br>8B<br>8C<br>8D<br>8E<br>8F | 90<br>91<br>92<br>93<br>94<br>95<br>96<br>97 | 98<br>99<br>9A<br>9B<br>9C<br>9D<br>9E<br>9F | A0<br>A1<br>A2<br>A3<br>A4<br>A5<br>A6<br>A7 | A8<br>A9<br>AA<br>AB<br>AC<br>AD<br>AE<br>AF | B0<br>B1<br>B2<br>B3<br>B4<br>B5<br>B6<br>B7 | B8<br>B9<br>BA<br>BB<br>BC<br>BD<br>BE<br>BF                 |  |
| EAX/AX/AL/MM0/XMM0<br>ECX/CX/CL/MM/XMM1<br>EDX/DX/DL/MM2/XMM2<br>EBX/BX/BL/MM3/XMM3<br>ESP/SP/AH/MM4/XMM4<br>EBP/BP/CH/MM5/XMM5<br>ESI/SI/DH/MM6/XMM6<br>EDI/DI/BH/MM7/XMM7 | 11  | 000<br>001<br>010<br>011<br>100<br>101<br>110<br>111 | CO<br>C1<br>C2<br>C3<br>C4<br>C5<br>C6<br>C7 | C8<br>C9<br>CA<br>CB<br>CC<br>CD<br>CE<br>CF | D0<br>D1<br>D2<br>D3<br>D4<br>D5<br>D6<br>D7 | D8<br>D9<br>DA<br>DB<br>DC<br>DD<br>DE<br>DF | E0<br>E1<br>E2<br>E3<br>E4<br>E5<br>E6<br>E7 | E8<br>E9<br>EA<br>EB<br>EC<br>ED<br>EE       | F0<br>F1<br>F2<br>F3<br>F4<br>F5<br>F6<br>F7 | 8968<br>8968<br>8968<br>8968<br>8968<br>8968<br>8968<br>8968 |  |

Figura 5.4.2.2

## 5.4.3. Unitatea Aritmetica si Logica (ALU):

Din moment ce am extras operatia si operanzii din instructiune, procesorul urmeaza sa foloseasca ALU pentru a obtine rezultatul dorit. Unitatea Aritmetica – Logica efectueaza urmatoarele operatii: adunare pe numere intregi, scadere pe numere intregi, xor logic, and logic si noOp (no operation) in cazul instructiunilor de salt sau de MOV.



Figura 5.4.3

# **5.4.4.Unitatea de Control(UC):**

Unitatea de control primeste ca intrare instructiunea curenta si in functie de opcode-ul acesteia, scoate pe iesire flagurile necesare pentru realizarea instructiunii.

Semnalul regWrite permite scrierea in registri de date, jump semnalizeaza o instructiune de jump, iar op2isMemory imi spune ca trebuie sa accesez memoria pentru a scoate al doilea operand, inainte de a-l transmite la ALU.d



## 5.4.5.Write Back:

Unitatea de Write Back primeste instructiunea curenta si semnalul de regWrite, iar daca semnalul regWrite este 1, in functie de byte-ul ModR/M voi scoate pe iesire adresa registrului in care urmeaza sa scriu rezultatul oferit de ALU.



# 6. Simulari

# 6.1. Simulare ALU:



#### 6.2. Simulare Instruction Decode



### 6.3. Simulare Instruction Fetch



#### 6.4. Simulare Memorie



# 7. Bibliografie

 $\underline{https://learn.microsoft.com/en-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/drivers/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x86-us/windows-hardware/debugger/x$ 

architecture

https://www.cs.virginia.edu/~evans/cs216/guides/x86.html

 $\underline{https://medium.com/@g.c.dassanayake/an-introduction-to-intel-32-bit-instruction-decoding-9b3b0c15bebb}$ 

http://xxeo.com/single-byte-or-small-x86-opcodes